Proceso CDM banda base, estudio del rendimiento del sistema DSSS.
- Señal de información conformada por 30 bits generados de forma aleatoria
- Señal de información con un nivel de voltaje 1.7 v para “1” y 0.6 v para “0”.
- Tiempo de bit 0.25 us
- Tiempo de bit 0.05 us
- Secuencia periódica
- Indique la secuencia utilizada en el proceso DSSS, teniendo en cuenta la restricción de tiempo de bit.
- Maneja los mismos niveles de voltaje dados en la señal de información
La señal DSSS será afectada por un nivel de señal de ruido que se caracteriza por los siguiente:
- Una sección la trama será afectada por una señal de ruido de 1.8 v.
- Una sección la trama será afectada por una señal de ruido de -0.7 v
- Una sección la trama será afectada por una señal de ruido de 0.8 v
- Una sección la trama será afectada por una señal de ruido de -1.5 v
- Una sección la trama será afectada por una señal de ruido de 0.3 v
Para niveles de señal recibidas mayores iguales a 1 v, el receptor interpreta haber recibido un “1” lógico y para niveles de señal recibidas menores a 1 v el receptor interpreta haber recibido un “0” lógico.
- Implementación y visualización de la señal de información
- Implementación y visualización de la señal código
- Operación XOR de la señal de información con la señal de código
- Implementación y visualización de la señal de ruido
- Suma de la señal de ruido con la señal DSSS resultados y visualización de este proceso
- Proceso hard decisión, resultados y visualización de este proceso
- Proceso DSSS en el receptor resultados y visualización de este proceso
- Determine la velocidad de transmisión de la señal de información
- Determine el ancho de banda de la señal de información
- Determine el ancho de banda de la señal código
- Determine el ancho de banda de la señal de ruido
- Determine la tasa de error de bit (BER, bit error rate)
- Determine la relación SNR a la entrada del receptor maneje impedancias de 1 ohm.